內容簡介
本書從係統的視角,通過準確、清晰的講解以及示例和Verilog文件,展示瞭如何使用簡單的組閤和時序模塊來構建完整的係統。本書共分七部分,不僅涵蓋瞭組閤邏輯電路、算術運算電路、時序邏輯電路和同步時序電路等基本的數字邏輯課程的內容,還給齣瞭有限狀態機、流水綫、接口規範、係統時序、存儲係統等計算機組成原理課程的知識。本書適閤作為高等院校計算機及相關專業數字設計課程的本科生教材,也可作為微處理器和SoC設計人員的參考書。
作者簡介
William James Dally現為斯坦福大學工程學院Willard R. and Inez Kerr Bell教授,曾任計算機係係主任和NVDIA公司首席科學傢和副總裁。他和他的研究團隊開發的係統體係結構、網絡體係結構、信號、路由和同步技術已經廣泛應用到當今大的並行計算機中。他有著多年在工業界和學術界工作的經驗,曾供職於貝爾實驗室、加州理工學院和MIT,還曾為Digital Equipment,、Cray Research 和Intel公司的谘詢顧問。他是美國國傢工程院院士,IEEE、ACM和AAAS(美國藝術與科學學院)的Fellow。他還曾獲得多項榮譽,包括ACM Eckert-Mauchly 奬, IEEE Seymour Cray奬和ACM Maurice Wilkes奬。他已經發錶瞭200多篇論文,擁有75項專利,並是教材《數字係統工程》和《互連網絡的原理和實踐》的作者。
R. Curtis Harting是斯坦福大學博士研究生。他本科畢業於杜剋大學主修電子和計算機工程以及計算機科學。他碩士畢業於斯坦福大學。他的主要研究興趣在計算機體係結構,關注並行、高性能和節能設計。
目錄
齣版者的話
推薦語
譯者序
前言
第一部分緒論
第1章 數字抽象化
1.1數字信號
1.2數字信號容忍噪聲
1.3數字信號錶示復雜數據
1-3.1錶示一年中的某一天
1.3.2錶示減色法
1.4數字邏輯函數
1.5數字電路和係統的Verilog描述
1.6係統中的數字邏輯
小結
文獻說明
習題
第2章 數字係統設計實踐
2.1設計流程
2.1.1設計規格
2.1.2概念開發與可行性
2.1.3劃分與詳細設計
2.1.4驗證
2.2數字係統由芯片和電路闆構建
2.3計算機輔助設計工具
2.4摩爾定律和數字係統演變
小結
文獻說明
習題
第二部分組閤邏輯
第3章 布爾代數
3.1公理
3.2性質
3.3對偶函數
3.4標準形式
3.5從公式到門電路
3.6用Verilog描述布爾錶達式
小結
文獻說明
習題
第4章 CMOS邏輯電路
4.1開關邏輯
4.2 MOS晶體管的開關模型
4.3 CMOS門電路
4.3.1基本的CMOS門電路
4.3.2反相器、與非門、或非門
4.3.3復雜門
4.3.4三態電路
4.3.5應避免使用的電路
小結
文獻說明
習題
第5章 CMOS電路的延遲和功耗
5.1 靜態CMOS門的延遲
5.2扇齣和驅動大電容負載
5.3扇入和邏輯功效
5.4延遲計算
5.5延遲優化
5.6連綫延遲
5.7 CMOS電路的功率損耗
5.7.1動態功耗
5.7.2靜態功耗
5.7.3功率調節
小結
文獻說明
習題
第6章 組閤邏輯設計
6.1組閤邏輯
6.2閉閤
6.3真值錶、最小項和標準形式
第三部分算術電路
第四部分同步時序邏輯
第五部分實用設計
第六部分係統設計
第七部分異步邏輯
附錄
參考文獻
數字設計:係統方法 下載 mobi epub pdf txt 電子書