ad holder

EDA原理及VHDL实现:从晶体管、门电路到Xilinx Vivado的数字系统设计/高等学校电子信息类专业系列教材 pdf epub mobi txt 下载

图书介绍


EDA原理及VHDL实现:从晶体管、门电路到Xilinx Vivado的数字系统设计/高等学校电子信息类专业系列教材


何宾 著

    

发表于2020-08-13

类似图书 点击查看全场最低价

出版社: 清华大学出版社
ISBN:9787302446408
版次:1
商品编码:12015377
包装:平装
丛书名: 高等学校电子信息类专业系列教材
开本:16开
出版时间:2016-11-01
用纸:胶版纸
页数:461
字数:729000

EDA原理及VHDL实现:从晶体管、门电路到Xilinx Vivado的数字系统设计/高等学校电子信息类专业系列教材 epub 下载 mobi 下载 pdf 下载 txt 下载

相关图书



EDA原理及VHDL实现:从晶体管、门电路到Xilinx Vivado的数字系统设计/高等学校电子信息类专业系列教材 epub 下载 mobi 下载 pdf 下载 txt 下载

EDA原理及VHDL实现:从晶体管、门电路到Xilinx Vivado的数字系统设计/高等学校电子信息类专业系列教材 pdf epub mobi txt 下载



具体描述

内容简介

  本书是为高等学校电子信息类及其相关专业编写的数字系统设计教材。本书共分为11章,主要内容包括数字逻辑基础、可编程逻辑器件工艺和结构、Vivado集成开发环境IP设计流程、Vivado集成开发环境VHDL设计流程、VHDL语言规范、基本数字单元VHDL描述、VHDL数字系统设计和实现、创建和封装用户IP设计和实现、Vivado调试工具原理及实现、数字系统高级设计方法及数模混合系统设计。
  本书以Xilinx Artix 7系列FPGA器件和Xilinx*新一代的Vivado 2015.4集成开发环境为设计平台,根据数字系统设计课程的教学要求以及作者多年的教学经验,将本科传统的数字电子技术(数字逻辑)课程与复杂数字系统设计课程相融合,遵循循序渐进,由浅入深的原则,内容涵盖了晶体管、门电路、数字逻辑理论、组合逻辑和时序逻辑、可编程逻辑器件结构、Vivado集成开发环境设计流程、VHDL语言、VHDL复杂数字系统设计、IP封装与调用、在线逻辑分析仪工具以及数模混合系统设计等方面。
  为了方便教师的教学和学生的自学,书中列举了大量的设计实例,并提供了配套教学资源(详见书中的学习说明)。本书可作为本科生和研究生学习数字系统设计相关课程的教材,也可作为从事Xilinx FPGA设计的工程技术人员的参考用书,同时也可作为Xilinx大学计划培训的授课教材。

作者简介

  何宾,著名的嵌入式技术和EDA技术专家,长期从事电子设计自动化方面的教学和科研工作,与全球多家知名的半导体厂商和EDA工具厂商大学计划保持紧密合作。目前已经出版嵌入式和EDA方面的著作30余部,内容涵盖电路仿真、电路设计、可编程逻辑器件、数字信号处理、单片机、嵌入式系统、片上可编程系统等。典型的代表作有《Xilinx FPGA设计*指南》《Xilinx All Programmable Zynq-7000 SoC设计指南》《Altium Designer 13.0电路设计、仿真与验证*指南》《Altium Designer 15.0电路仿真、设计、验证与工艺实现*指南》《Xilinx FPGA数字设计——从门级到行为级的双重描述》《Xilinx FPGA数字信号处理*指南——从HDL、模型到C的描述》《模拟与数字系统协同设计*指南-Cypress集成开发环境》《STC单片机原理及应用》《STC单片机C语言程序设计》等。

内页插图

目录


序Ⅲ


前言Ⅴ


学习说明Ⅶ


第1章数字逻辑基础


1.1数字逻辑的发展史


1.2开关系统


...

1.3半导体数字集成电路


1.3.1集成电路的发展


1.3.2集成电路构成


1.3.3集成电路版图


1.4基本逻辑门电路分析


...


1.5逻辑代数理论


1.5.1逻辑代数中运算关系


1.5.2逻辑函数表达式


1.6逻辑表达式的化简

...


1.7毛刺产生及消除


1.8数字码制表示和转换


1.8.1数字码制表示


1.8.2数字码制转换


1.9组合逻辑电路


...


1.10时序逻辑电路


...


1.11有限自动状态机


1.11.1有限自动状态机原理


1.11.2状态图表示及实现


1.11.3三位计数器


第2章可编程逻辑器件工艺和结构


2.1可编程逻辑器件的发展历史


2.2可编程逻辑器件工艺


2.3简单可编程逻辑器件结构


2.3.1PROM原理及结构


2.3.2PAL原理及结构


2.3.3PLA原理及结构


2.4CPLD原理及结构


2.4.1功能块


2.4.2宏单元


2.4.3快速连接矩阵


2.4.4输入输出块


2.5FPGA原理及结构


...


2.6CPLD和FPGA比较


2.7Xilinx可编程逻辑器件


2.7.1Xilinx CPLD芯片介绍


2.7.2Xilinx FPGA芯片介绍


2.7.3Xilinx PROM芯片介绍


第3章Vivado集成开发环境IP核设计流程


3.1IP的基本概念


3.1.1IP核来源


3.1.2IP核的提供方式


3.1.3IP核优化


3.2Vivado工具设计流程


3.3Vivado IP数字系统的设计与实现


3.3.1建立新的设计工程


3.3.2修改工程设置属性


3.3.3创建块设计


3.3.4生成设计输出文件


3.4XDC文件原理及添加方法


...


3.5查看综合后的结果


3.6查看实现后的结果


3.7生成和下载比特流文件


3.7.1生成比特流文件


3.7.2下载比特流文件


3.8生成和下载PROM文件


第4章Vivado集成开发环境VHDL设计流程


4.1创建新的设计工程


4.2修改工程属性


4.3创建并添加一个新的设计文件


4.4RTL详细描述和分析


4.4.1详细描述的原理


4.4.2详细描述的过程


4.5设计综合和分析


4.5.1综合过程的关键问题


4.5.2执行设计综合


4.5.3综合报告的查看


4.6设计行为级仿真


4.7创建实现约束文件XDC


4.7.1实现约束的原理


4.7.2I/O规划器功能


4.7.3实现约束过程


4.8设计实现和分析


4.8.1设计实现原理


4.8.2设计实现及分析


4.9设计时序仿真


4.10生成并下载比特流文件


4.10.1生成比特流文件


4.10.2下载比特流文件到FPGA


4.11生成并烧写PROM文件


第5章VHDL语言规范


5.1VHDL程序结构和配置


5.1.1VHDL程序结构框架


5.1.2VHDL实体


5.1.3VHDL结构体


5.1.4配置声明


5.2VHDL语言描述风格


5.2.1行为描述


5.2.2数据流描述


5.2.3结构化描述


5.3VHDL语言要素


5.3.1字符集


5.3.2语言要素、分隔符和分界符


5.3.3标识符


5.3.4抽象文字


5.3.5字符文字


5.3.6字符串文字


5.3.7比特字符串文字


5.3.8注释


5.3.9保留字


5.3.10允许的字符替换


5.4VHDL设计资源共享


5.4.1库的声明和调用


5.4.2子程序和函数声明


5.4.3函数体和子程序体


5.4.4子程序和函数重载


5.4.5解析函数


5.4.6包声明


5.4.7包体


5.5VHDL类型


5.5.1标量类型


5.5.2复合类型


5.5.3访问类型


5.5.4文件类型


5.5.5保护类型


5.6VHDL声明


5.6.1类型声明


5.6.2子类型声明


5.6.3对象


5.6.4属性声明


5.6.5元件声明


5.6.6组模板声明


5.6.7组声明


5.7VHDL说明


5.7.1属性说明


5.7.2配置说明


5.7.3断开说明


5.8VHDL名字


5.8.1简单名字


5.8.2选择名字


5.8.3索引名字


5.8.4切片名字


5.8.5属性名字


5.9VHDL表达式


5.9.1VHDL操作符


5.9.2VHDL操作数


5.10VHDL顺序描述语句


...


5.11VHDL并发描述语句

...


第6章基本数字逻辑单元的VHDL描述


6.1组合逻辑电路的VHDL描述


...


6.2数据运算操作的VHDL描述

...


6.3时序逻辑电路的VHDL描述

...


6.4存储器的VHDL描述


6.4.1ROM的VHDL描述


6.4.2RAM的VHDL描述


6.5有限自动状态机的VHDL描述


6.5.1FSM设计原理


6.5.2FSM的分类及描述


第7章VHDL数字系统设计和实现


7.1设计所用外设的原理


...


7.2系统设计原理


7.3创建新的设计工程


7.4VHDL数字系统设计流程


...



第8章创建和封装用户IP设计和实现


8.1Vivado定制IP流程导论


8.2封装用户定义IP核设计流程


...


8.3调用用户自定义IP实现流程


...


8.4系统行为级仿真


8.5系统设计综合


8.6系统实现和验证


第9章Vivado调试工具原理及实现


9.1设计调试原理和方法


9.2FIFO IP的生成和调用


9.2.1创建新的工程


9.2.2添加FIFO IP核


9.2.3添加顶层设计文件


9.2.4添加XDC文件


9.3网表插入调试探测流程方法及实现


9.3.1网表插入调试探测流程的方法


9.3.2网表插入调试探测流程的实现


9.4使用添加VHDL属性调试探测流程


9.5使用VHDL例化调试核调试探测流程


第10章数字系统高级设计方法


10.1数字系统设计目标


10.2时序基本概念


10.2.1基本术语


10.2.2时序路径


10.2.3建立和保持松弛


10.2.4去除和恢复检查


10.3逻辑复制和复用


10.3.1逻辑复制


10.3.2逻辑复用


10.4并行和流水线


10.4.1并行设计


10.4.2流水线设计


10.5同步和异步单元处理


10.5.1同步单元处理


10.5.2异步单元处理


10.6逻辑结构处理


10.6.1逻辑结构设计方法


10.6.2if和case语句的使用


第11章数模混合系统设计


11.1模数转换器原理


11.1.1模数转换器的参数


11.1.2模数转换器的类型


11.2数模转换器原理


11.2.1数模转换器的参数


11.2.2数模转换器的类型


11.3基于XADC的信号采集和处理原理及实现


11.3.1XADC模块原理


11.3.2XADC原语


11.3.31602模块原理


11.3.4信号采集、处理和显示的实现


11.4基于DAC的信号发生器的设计原理及实现


11.4.1D/A转换器工作原理


11.4.2函数信号产生原理


11.4.3设计实现



前言/序言

  随着半导体技术的不断演进和发展,基于现场可编程门阵列(field programmable gate array,FPGA)的数字系统设计朝着系统化和集成化的方向发展。特别是,全球最大的可编程逻辑器件厂商美国赛灵思(Xilinx)公司不断推出新器件、新设计工具和新设计方法,这些都将进一步扩展FPGA在通信、人工智能和机器学习等复杂数据处理方面的应用,也将成为电子信息类专业学生必须掌握的一项专业技能。
  目前,国内电子信息类专业学生所学的传统数字逻辑理论和设计方法远远不能应对这种挑战,因此国内很多高校的电子信息类专业在开设传统数字逻辑课程的基础上,又单独开设了基于硬件描述语言(hardware description language,HDL)的数字系统设计课程。这种授 EDA原理及VHDL实现:从晶体管、门电路到Xilinx Vivado的数字系统设计/高等学校电子信息类专业系列教材 下载 mobi epub pdf txt

EDA原理及VHDL实现:从晶体管、门电路到Xilinx Vivado的数字系统设计/高等学校电子信息类专业系列教材 pdf epub mobi txt 下载

用户评价

评分

物流越来越差,从通州到武清运了两天

评分

物流越来越差,从通州到武清运了两天

评分

送货及时,物品完好。

评分

#,二手书都比这新,,上次买书不错啊,这次是怎么了?

评分

ksskakjajsjjajsjsjssjjejjejejwkwkwkkwkkwkwkwkkwk

评分

送货及时,物品完好。

评分

#,二手书都比这新,,上次买书不错啊,这次是怎么了?

评分

学习中…………

评分

物流越来越差,从通州到武清运了两天

类似图书 点击查看全场最低价

EDA原理及VHDL实现:从晶体管、门电路到Xilinx Vivado的数字系统设计/高等学校电子信息类专业系列教材 pdf epub mobi txt 下载




相关图书




本站所有内容均从互联网搜索引擎而来,本站不存储任何数据与内容,任何内容与本站无关,如有需要请联系相关单位

© 2017-2019 windowsfront.com All Rights Reserved. 静流书站 版权所有