發表於2024-11-15
基於Cadence Allegro的FPGA高速闆卡設計(電子工程師成長之路) pdf epub mobi txt 電子書 下載
羅新林、林超文、周佳輝主編的《基於Cadence Allegro的FPGA高速闆卡設計(電子工程師成長之路) 》以Cadence公司目前的主流版本Allegro16.6工具為 基礎,詳細介紹瞭基於FPGA的高速闆卡PCB設計的整 個流程。其中的設計方法和設計技巧*是結閤瞭筆者 多年的設計經驗。全書共18章,主要內容除瞭介紹軟 件的一些基本操作和技巧外,還包括高速PCB設計的 精華內容,如層疊阻抗設計、高速串行信號的處理、 射頻信號的PCB設計、PCIe的基礎知識及其金手指的 設計要求,特彆是在規則設置方麵結閤案例做瞭具體 的分析和講解。
本書結閤具體的案例展開,其內容旨在告訴讀者 如何去做項目,每個流程階段的設計方法是怎樣的, 哪些東西該引起我們的注意和重視,一些重要的模塊 該如何去處理等。結閤實際的案例,配閤大量的圖錶 示意,並配備實際操作視頻,力圖針對該闆卡案例, 以*直接、簡單的方式,讓讀者*快地掌握其中的設 計方法和技巧,因此實用性和專業性**強。
書中的技術問題及後期推齣的一係列增值視頻, 會通過論壇(www.dodopcb.com)進行交流和公布,讀 者可交流與下載。
本書適用於科研和研發部門電子技術人員及相關 科技人員參考,也可以作為高等院校相關專業的教學 參考書。
羅新林 深圳市英達維諾電路科技股份有限公司廣州設計部經理。EDA設計智匯館(www.pcbwinner.com)**講師。在PCB設計方麵有著10年的設計經驗,在硬件互連設計和PCB仿真領域有著自己獨到的設計方法和理念。精通Cadence、PADS、AD、HyperLynx、Sigrity等多種PCB設計與仿真工具。帶領廣州分公司團隊長期奮戰在PCB設計與仿真一綫崗位,涵蓋的設計包括計算機通信産品、多媒體産品、醫療儀器設備、交通運輸設備、數碼消費類産品等,有著豐富的設計與仿真經驗。
林超文 深圳市英達維諾電路科技股份有限公司創始人兼首席技術官。EDA設計智匯館(www.pcbwinner.com)首席講師。在硬件互連設計領域有18年的管理經驗,精通Cadence、Mentor、PADS、AD、HyperLynx等多種PCB設計與仿真工具。擔任IPC中國PCB設計師理事會會員,推動IPC互連設計技術與標準在中國的普及;長期帶領公司的PCB設計團隊攻關軍工、航天、通信、工控、醫療、芯片等領域的高精尖設計與仿真項目。齣版多本EDA書籍,係列書籍被業界人士稱為“高速PCB設計寶典”。
周佳輝 深圳市英達維諾電路科技股份有限公司深圳設計部經理。EDA設計智匯館(www.pcbwinner.com)**講師。精通Cadence、PADS等PCB設計軟件。具有豐富的PCB設計實戰經驗和工程經驗,為《PADS電路闆設計**手冊》、《PADS VX.2從零開始做工程之高速PCB設計》等書的作者。長期在多所高校舉辦高速PCB設計技術講座,廣受師生好評。 深圳市英達維諾電路科技股份有限公司成立於2016年5月,專注於硬件研發、高速PCB設計、SI/PI仿真、EMC設計整改、企業培訓、PCB製闆、SMT貼裝等服務。公司骨乾設計團隊具有10年以上研發經驗,具有係統設計、EMC、SI及DFM等成功設計經驗。超過2000款高速PCB設計項目,貼近客戶需求,以客戶滿意為工作準則。
公司願景: 成為中國**的硬件外包設計服務商! 戰略定位: 聯閤後端**製造資源,傾力打造業務高度集中的專纔型企業,為客戶提供專業精品服務。
第1章 網錶
1.1 OrCAD導齣Allegro網錶
1.2 Allegro 導入OrCAD網錶前的準備
1.3 Allegro導入OrCAD網錶
1.4 放置元器件
1.5 OrCAD導齣Allegro網錶常見錯誤解決方法
1.5.1 位號重復
1.5.2 未分配封裝
1.5.3 同一個Symbol中齣現Pin Number重復
1.5.4 同一個Symbol中齣現Pin Name重復
1.5.5 封裝名包含非法字符
1.5.6 元器件缺少Pin Number
1.6 Allegro導入OrCAD網錶常見錯誤解決方法
1.6.1 導入的路徑沒有文件
1.6.2 找不到元器件封裝
1.6.3 缺少封裝焊盤
1.6.4 網錶與封裝引腳號不匹配
第2章 LP Wizard和Allegro創建封裝
2.1 LP Wizard的安裝和啓動
2.2 LP Wizard軟件設置
2.3 Allegro軟件設置
2.4 運用LP Wizard製作SOP8封裝
2.5 運用LP Wizard製作QFN封裝
2.6 運用LP Wizard製作BGA封裝
2.7 運用LP Wizard製作Header封裝
2.8 Allegro元件封裝製作流程
2.9 導齣元件庫
2.10 PCB上*新元件封裝
第3章 快捷鍵設置
3.1 環境變量
3.2 查看當前快捷鍵設置
3.3 Script的錄製與快捷鍵的添加
3.4 快捷鍵的常用設置方法
3.5 skill的使用
3.6 Stroke錄製與使用
第4章 Allegro設計環境及常用操作設置
4.1 User Preference常用操作設置
4.2 Design Parameter Editor參數設置
4.2.1 Display選項卡設置講解
4.2.2 Design選項卡設置講解
4.3 格點的設置
4.3.1 格點設置的基本原則
4.3.2 Allegro格點的設置方法及技巧
第5章 結構
5.1 手工繪製闆框
5.2 導入DXF文件
5.3 重疊頂、底層DXF文件
5.4 將DXF中的文字導入到Allegro
5.5 Logo導入Allegro
5.6 閉閤的DXF轉換成闆框
基於Cadence Allegro的FPGA高速闆卡設計(電子工程師成長之路) pdf epub mobi txt 電子書 下載