内容简介
《数字电子技术基础/高等学校电子信息类规划教材》是福建省本科高校专业综合改革试点项目的改革成果之一,是按照教育部“专业综合改革试点”项目的内涵和要求,为主动适应海峡西岸经济区电子信息及相关产业和行业对应用型人才的需求,提高电子信息类专业学生工程实践和创新的能力,对传统数字电子技术基础课程的教学内容进行改写、整合而成的。
《数字电子技术基础/高等学校电子信息类规划教材》共10章,内容包括数字电路基础、集成门电路、组合逻辑电路、触发器、时序逻辑电路、半导体存储器、可编程逻辑器件、脉冲产生和整形电路、数/模与模/数转换、数字系统设计初步等。
《数字电子技术基础/高等学校电子信息类规划教材》可作为本科应用型普通高校电子信息类、电气信息类及其他相近专业学生的专业基础课教材或课外学习参考书,也可供有关工程技术人员参考。
内页插图
目录
第1章 数字电路基础
1.1 数制和码制
1.1.1 几种常用的数制
1.1.2 常用数制间的相互转换
1.1.3 二进制数的算术运算
1.1.4 几种常用的编码
1.2 逻辑代数基础
1.2.1 逻辑代数的基本概念
1.2.2 逻辑代数的基本公式和规则
1.3 逻辑函数的表示方法及其相互转换
1.3.1 逻辑函数的表示方法
1.3.2 各种表示方法间的相互转换
1.4 逻辑函数的化简
1.4.1 逻辑函数的最简形式
1.4.2 代数化简法
1.4.3 卡诺图化简法
1.4.4 具有无关项的逻辑函数及其化简
1.4.5 多输出逻辑函数的化简
1.5 VHDL简介
1.5.1 VHDL的基本结构
1.5.2 VHDL的基本元素
1.5.3 VHDL的基本语句
本章小结
习题
第2章 集成门电路
2.1 CMOS门电路
2.1.1 CMOS管的开关特性
2.1.2 CMOS反相器
2.1.3 CMOs门电路技术参数
2.1.4 CMOS与非门、或非门和缓冲门
2.1.5 CMOS传输门
2.1.6 CMOS三态门
2.1.7 CMOS漏极开路门
2.1.8 CMOS集成电路的产品系列及使用
2.2 TTL门电路
2.2.1 BlIT的开关特性
2.2.2 TTL反相器
2.2.3 TTL门电路技术参数
2.2.4 TTL与非门、或非门和与或非门
2.2.5 TTL三态门和集电极开路门
2.2.6 TTL集成电路的产品系列及使用
2.3 集成电路的接口问题
2.3.1 不同系列间的接口电路
2.3.2 门电路带负载时的接口电路
2.4 门电路的VHDL描述与仿真
2.4.1 门电路的VHDL描述
2.4.2 门电路的仿真
本章小结
习题
第3章 组合逻辑电路
3.1 组合逻辑电路的人工分析和设计
3.1.1 组合逻辑电路的人工分析
3.1.2 组合逻辑电路的人工设计
3.2 几种常用的组合逻辑电路
3.2.1 编码器
3.2.2 译码器
3.2.3 数据选择器
3.2.4 加法器
3.2.5 数值比较器
3.3 常用中规模集成组合逻辑电路的应用
3.3.1 译码器的应用
3.3.2 数据选择器的应用
3.3.3 加法器的应用
3.4 组合逻辑电路的竞争冒险
3.4.1 竞争冒险的概念与成因
3.4.2 逻辑冒险现象的判断
3.4.3 消除竞争冒险的方法
3.5 组合逻辑电路的VHDL描述与仿真
3.5.1 组合逻辑电路的VHDL描述
3.5.2 组合逻辑电路的仿真
本章小结
习题
第4章 触发器
4.1 RS锁存器
4.1.1 Rs锁存器的构成
4.1.2 Rs锁存器的逻辑功能
4.2 同步触发器
4.2.1 同步RS触发器
4.2.2 同步D触发器
4.3 边沿触发器
4.3.1 边沿D触发器
4.3.2 边沿JK触发器
4.4 触发器的功能描述与应用举例
4.4.1 触发器的功能描述
4.4.2 触发器的应用举例
4.5 触发器的电气特性
4.5.1 触发器的静态特性
4.5.2 触发器的动态特性
4.6 触发器的VHDL描述与仿真
4.6.1 触发器的VHDL描述
4.6.2 触发器的仿真
本章小结
习题
第5章 时序逻辑电路
5.1 时序逻辑电路的人工分析与设计
5.1.1 时序逻辑电路的人工分析
5.1.2 同步时序逻辑电路的人工设计
5.2 几种常用的时序逻辑电路
5.2.1 计数器
5.2.2 寄存器
5.3 常用中规模集成时序逻辑电路的应用
5.3.1 计数器的应用
5.3.2 寄存器的应用
5.4 时序逻辑电路中的冒险
5.5 时序逻辑电路的VHDL描述与仿真
5.5.1 时序逻辑电路的VHDL描述
5.5.2 时序逻辑电路的仿真
本章小结
习题
第6章 半导体存储器
6.1 只读存储器(ROM)
6.1.1 ROM的工作原理
6.1.2 可编程存储单元
6.1.3 ROM的应用举例
6.2 随机存取存储器(RAM)
6.2.1 静态随机存取存储器(SRAM)
6.2.2 动态随机存取存储器(DRAM)
6.3 存储容量的扩展
6.3.1 位扩展
6.3.2 字扩展
本章小结
习题
第7章 可编程逻辑器件
7.1 PLD中组合逻辑的基本结构
7.1.1 与或阵列结构
7.1.2 查表结构
7.2 通用阵列逻辑(GAL)
7.2.1 GAL的基本结构
7.2.2 输出逻辑宏单元(0LMC)
7.3 复杂可编程逻辑器件(CPLD)
7.3.1 cPLD的基本结构
7.3.2 可编程逻辑块
7.3.3 可编程互连资源
7.3.4 I/0控制块
7.4 现场可编程门阵列(FPGA)
7.4.1 FPGA的基本结构
7.4.2 可配置逻辑块(cLB)
7.4.3 互连资源(IR)
7.5 PLD器件的选用
本章小结
习题
第8章 脉冲产生和整形电路
8.1 施密特触发器
8.1.1 施密特触发器的特点
8.1.2 常见的施密特触发器
8.1.3 施密特触发器的应用
8.2 单稳态触发器
8.2.1 单稳态触发器的特点
8.2.2 常见的单稳态触发器
8.2.3 单稳态触发器的应用
8.3 多谐振荡器
8.3.1 多谐振荡器的特点
8.3.2 常见的多谐振荡器电路
8.3.3 多谐振荡器的应用
8.4 555定时器及其应用
8.4.1 555定时器的电路结构和功能分析
8.4.2 用555定时器构成的施密特触发器
8.4.3 用555定时器构成的单稳态触发器
8.4.4 用555定时器构成的多谐振荡器
本章小结
习题
第9章 数/模与模/数转换
9.1 D/A转换器
9.1.1 D/A转换的基本原理
9.1.2 几种常用的D/A转换器
9.1.3 D/A转换器的转换精度与转换速度
9.1.4 集成D/A转换器及其应用
9.2 A/D转换器
9.2.1 A/D转换的基本原理
9.2.2 几种常用的A/D转换器
9.2.3 A/D转换器的转换精度与转换速度
9.2.4 集成A/D转换器及其应用
本章小结
习题
第10章 数字系统设计初步
10.1 数字系统的基本概念
10.1.1 数字系统是什么
10.1.2 数字系统的基本结构
10.1.3 数字系统的设计方法
10.1.4 数字系统硬件实现的途径
10.2 数字系统的通用Ic实现
10.2.1 算法流程图
10.2.2 算法状态机图
10.2.3 基于通用IC的数字系统实现
10.3 数字系统的PLD实现
10.3.1 采用PLD实现数字系统的步骤
10.3.2 设计实例
本章小结
习题
附录 MAX+plusⅡ使用简介
参考文献
前言/序言
数字电子技术基础/高等学校电子信息类规划教材 电子书 下载 mobi epub pdf txt