发表于2024-12-22
包邮 FPGA应用开发和仿真|7955027 pdf epub mobi txt 电子书 下载
书名: | FPGA应用开发和仿真|7955027 |
图书定价: | 79元 |
图书作者: | 王贞炎 |
出版社: | 机械工业出版社 |
出版日期: | 2018/5/1 0:00:00 |
ISBN号: | 9787111582786 |
开本: | 16开 |
页数: | 0 |
版次: | 1-1 |
目录 |
前言 第1章 数字电路基础1 1.1 模拟电路与数字电路1 1.2 二进制相关知识3 1.2.1 二进制和其他进制3 1.2.2 进制间的相互转换4 1.2.3 二进制的四则运算5 1.3 二进制在电路中的表达6 1.3.1 有限字长和补码6 1.3.2 负数、有符号数和无符号数6 1.4 门电路和基本逻辑运算10 1.4.1 非门、与门和或门11 1.4.2 与非门和或非门12 1.4.3 异或门和同或门12 1.4.4 三种表达形式的转换13 1.4.5 基本门的电路实现14 1.4.6 三态输出和漏极开路输出15 1.4.7 波形图17 1.4.8 门电路的一些非典型应用18 1.5 逻辑代数22 1.5.1 基本定律22 1.5.2 表达式的代数化简法23 1.5.3 卡诺图化简法23 1.6 基本组合逻辑24 1.6.1 编码器和译码器24 1.6.2 未定义的输入状态26 1.6.3 数据选择器27 1.6.4 延迟和竞争冒险27 1.6.5 加法器28 1.6.6 乘法器31 1.6.7 数值比较器32 1.7 锁存器32 1.7.1 SR锁存器32 1.7.2 D锁存器33 1.8 触发器34 1.8.1 D触发器、时钟和使能34 1.8.2 D触发器的异步和同步复位36 1.8.3 D触发器的建立时间、保持时间和传输延迟37 1.8.4 其他触发器38 1.9 时序逻辑40 1.9.1 移位寄存器和串-并互换40 1.9.2 延迟链42 1.9.3 分频器43 1.9.4 计数器44 1.9.5 同步时序逻辑46 1.9.6 累加器48 1.10 存储器49 1.10.1 存储器容量和类型49 1.10.2 SRAM50 1.10.3 双端口SRAM54 1.10.4 同步SRAM54 1.11 小数55 1.11.1 定点小数及其范围和误差55 1.11.2 定点小数的运算56 1.11.3 浮点小数58 第2章 Verilog HDL和SystemVerilog60 2.1 硬件描述语言简介60 2.2 设计方法和流程62 2.3 标识符和关键字63 2.4 值、数和字面量63 2.4.1 整型常数64 2.4.2 浮点常数65 2.4.3 时间常数和字符串常数65 2.5 线网66 2.6 变量67 2.7 参数和常量68 2.8 类型和位宽转换70 2.9 操作符和表达式71 2.9.1 位选取操作符74 2.9.2 位拼接和流运算符74 2.9.3 按位逻辑运算符76 2.9.4 缩减运算符76 2.9.5 移位77 2.9.6 自增赋值和自减赋值77 2.9.7 条件判断相关运算符78 2.9.8 条件运算符79 2.9.9 let语句79 2.10 结构和联合80 2.11 数组82 2.12 赋值、过程和块83 2.12.1 赋值的延迟84 2.12.2 赋值的强度85 2.12.3 流程控制语句86 2.12.4 always过程88 2.12.5 阻塞和非阻塞赋值91 2.13 模块93 2.14 接口97 2.15 生成块100 2.16 任务和函数101 2.17 包102 2.18 系统任务和函数103 2.18.1 显示相关104 2.18.2 文件相关105 2.18.3 存储器相关106 2.18.4 仿真相关107 2.18.5 错误和信息107 2.18.6 类型转换和数学函数107 2.19 编译指令108 第3章 ModelSim和仿真111 3.1 仿真和测试的相关概念111 3.2 测试代码编写112 3.2.1 时钟的产生112 3.2.2 复位的产生114 3.2.3 一般输入的产生115 3.3 ModelSim软件仿真流程118 3.3.1 主界面简介118 3.3.2 创建工程119 3.3.3 向工程中添加文件121 3.3.4 开始仿真122 3.3.5 带有信号和波形的例子124 3.4 波形和格式127 第4章 Verilog基本应用130 4.1 代码风格130 4.2 常用组合逻辑单元的描述132 4.2.1 编码器和译码器132 4.2.2 数据选择器133 4.3 常用时序逻辑单元的描述133 4.3.1 移位寄存器133 4.3.2 延迟链134 4.3.3 计数器134 4.3.4 累加器136 4.4 时钟域和使能137 4.5 跨时钟域问题138 4.5.1 域外慢速跳沿138 4.5.2 域间状态传递140 4.5.3 域间事件传递142 4.5.4 域间数据传递144 4.6 存储器及其初始化144 4.6.1 各种模式的存储器描述145 4.6.2 存储器的初始化148 4.7 用存储器实现延迟链151 4.8 单时钟FIFO152 4.9 双时钟FIFO156 4.10 用户按键和数码LED157 4.10.1 用户按键处理157 4.10.2 数码LED159 4.11 PWM和死区161 4.11.1 单端PWM161 4.11.2 差分PWM162 4.11.3 死区165 4.12 正交增量编码器接口166 4.13 有限状态机170 4.13.1 秒表例子171 4.13.2 数字示波器触发采样例子175 第5章 IO规范与外部总线182 5.1 单端信号和地182 5.2 传输线与端接184 5.3 差分信号185 5.4 高速串行接口188 5.5 UART189 5.5.1 UART规范介绍189 5.5.2 发送器的设计190 5.5.3 接收器的设计193 5.5.4 UART收发仿真195 5.6 SPI197 5.6.1 SPI规范介绍197 5.6.2 通用SPI主机设计199 5.6.3 通用SPI从机设计202 5.6.4 通用SPI主从机仿真205 5.7 I2C207 5.7.1 I2C规范介绍207 5.7.2 通用I2C主机设计211 5.7.3 通用I2C从机设计219 5.7.4 通用I2C主从机仿真224 5.8 I2S227 5.8.1 I2S接口介绍227 5.8.2 I2S收发器设计和仿真229 第6章 片上系统的内部互连232 6.1 简单存储器映射接口232 6.1.1 从接口233 6.1.2 与主机互连238 6.1.3 主接口与仿真241 6.2 流水线与流式数据245 6.3 等待、延迟和握手248 6.3.1 等待和延迟248 6.3.2 握手248 6.4 AXI4-Lite接口250 6.4.1 AXI4-Lite接口介绍250 6.4.2 从机范例252 6.4.3 主机范例255 6.4.4 主从机仿真256 6.5 AXI4接口257 6.6 AXI4-Stream接口263 6.6.1 AXI4-Stream接口介绍263 6.6.2 范例和仿真263 第7章 数字信号处理应用268 7.1 基础知识简介268 7.1.1 信号、系统和传输函数268 7.1.2 基本元件的传输函数270 7.1.3 采样率和采样定律270 7.1.4 离散量化信号的信噪比272 7.2 数值计算273 7.2.1 乘法273 7.2.2 除法275 7.2.3 平方根277 7.2.4 定点小数279 7.3 数字频率合成281 7.3.1 DDS282 7.3.2 坐标旋转机285 7.4 FIR滤波器290 7.5 IIR滤波器293 7.6 采样率变换297 7.6.1 升采样297 7.6.2 降采样298 7.6.3 插零和抽取器299 7.6.4 CIC滤波器300 7.6.5 采样率变换范例304 7.7 快速傅里叶变换308 7.7.1 多周期实现311 7.7.2 流水线实现319 7.8 PID控制器324 第8章 数字通信应用329 8.1 线性反馈移位寄存器329 8.2 循环冗余校验331 8.3 基带编解码333 8.4 基带通道的范例和仿真336 8.5 混频和相干解调339 8.6 AM和ASK340 8.6.1 调制340 8.6.2 解调341 8.6.3 调制解调仿真344 8.7 PM和PSK346 8.7.1 调制346 8.7.2 解调348 8.7.3 调制解调仿真349 8.8 FM和FSK351 8.8.1 调制351 8.8.2 解调353 8.8.3 调制解调仿真354 8.9 QPSK和QAM356 8.9.1 QAM调制357 8.9.2 QAM解调360 8.9.3 位同步和判决361 8.9.4 调制解调仿真363 8.10 载波同步和数字锁相环366 8.10.1 数字锁相环恢复载波367 8.10.2 QAM载波恢复仿真369 附录A SystemVerilog关键字373 附录B 全书模块依赖关系377 |
包邮 FPGA应用开发和仿真|7955027 pdf epub mobi txt 电子书 下载