基於FPGA的嵌入式係統設計:Altera SoC FPGA(第二版)/高等學校電子信息類專業“十二五”規劃教材 pdf epub mobi txt 電子書 下載
內容簡介
《基於FPGA的嵌入式係統設計:Altera SoC FPGA(第二版)/高等學校電子信息類專業“十二五”規劃教材》全麵介紹基於AlteraNiosII軟核和ARMCortex-A9硬核的嵌入式係統軟硬件設計開發技術,共分為九章,主要內容包括:基於SoCFPGA的嵌入式係統設計概述,AlteraSoCFPGA係列器件簡介,QuartusIIEDA開發工具應用,Qsys係統開發工具,NiosIIEDS嵌入式處理器設計,基於Qsys的HPS模型設計,基於SoCEDS的嵌入式係統設計,基於ARMSoCFPGA的DSP設計,OpenCL入門與應用。
《基於FPGA的嵌入式係統設計:Altera SoC FPGA(第二版)/高等學校電子信息類專業“十二五”規劃教材》內容豐富,取材新穎,可以作為高等院校電子類和通信類各專業本科生、研究生EDA課程的教材,也可以作為相關專業工程技術人員的參考書。
內頁插圖
目錄
第1章 基於SoCFPGA的嵌入式係統設計概述
1.1 SoC嵌入式設計的挑戰與機遇
1.2 Altera提供的解決方案匯集
1.2.1 器件係列
1.2.2 設計軟件工具及嵌入式處理器
1.2.3 可以使用的IP功能
1.2.4 SoCFPGA開發套件簡介
第2章 AlteraSoCFPGA係列器件簡介
2.1 SoCFPGA簡介
2.2 CycloneV器件
2.3 ArriaV器件
第3章 QuartusIIEDA開發工具應用
3.1 現代數字係統設計方法簡介
3.1.1 圖形用戶界麵設計方法
3.1.2 EDA數字係統設計流程
3.1.3 Quarrusll13.OEDA軟件特點
3.2 Quartusll13.0軟件安裝
3.3 QuartusIIEDA軟件設計過程
3.4 QuartusII設計輸入
3.4.1 創建新工程
3.4.2 建立原理圖編輯文件
3.4.3 建立文本編輯文件
3.4.4 建立存儲器編輯文件
3.4.5 設計實例
3.5 設計項目的編譯
3.5.1 項目綜閤
3.5.2 Quartusll編譯器選項設置
3.5.3 引腳分配
3.5.4 項目編譯結果分析
3.6 設計項目的仿真驗證
3.6.1 Modelsim軟件架構
3.6.2 Modelsim軟件應用
3.7 TimeQuest時序分析
3.7.1 時序分析基本參數
3.7.2 時序分析基本步驟
3.7.3 查看時序分析報告
3.8 器件編程
第4章 Qsys係統開發工具
4.1 Qsys簡介
4.1.1 SoPC技術簡介
4.1.2 Qsys與SoPC開發
4.1.3 Qsys的功能特點
4.1.4 Qsys的優點
4.2 Qsys設計流程
4.3 Qsys用戶界麵
4.3.1 係統元件頁
4.3.2 係統從屬頁
4.3.3 係統選項頁
4.3.4 Qsys菜單命令
4.4 Qsys用戶自定製元件
4.4.1 Qsys組件構成
4.4.2 Qsys組件編輯器
4.4.3 自定義組件實例1-DDS信號産生模塊
4.4.4 自定義組件實例2-以太網控製器W5300控製
第5章 NiosIIEDS嵌入式處理器設計
5.1 NiosII嵌入式處理器簡介
5.1.1 第一代Nios嵌入式處理器
5.1.2 第二代Nios嵌入式處理器
5.1.3 可配置的軟核嵌入式處理器的優勢
5.2 NiosII嵌入式處理器軟硬件開發流程簡介
5.2.1 硬件開發流程
5.2.2 軟件設計流程
5.2.3 軟件設計實例
5.3 HAL係統庫
5.3.1 HAL係統庫簡介
5.3.2 使用HAL開發程序
5.4 NiosIIEDS開發實例
5.4.1 係統軟硬件需求分析
5.4.2 係統硬件設計
5.4.3 係統軟件設計
……
第6章 基於Qsys的HPS模型設計
第7章 基於SoC EDS的嵌入式係統設計
第8章 基於ARM SoC FPGA的DSP設計
第9章 OpenCL入門與應用
前言/序言
基於FPGA的嵌入式係統設計:Altera SoC FPGA(第二版)/高等學校電子信息類專業“十二五”規劃教材 下載 mobi epub pdf txt 電子書
基於FPGA的嵌入式係統設計:Altera SoC FPGA(第二版)/高等學校電子信息類專業“十二五”規劃教材 pdf epub mobi txt 電子書 下載